闪客sun
3 years ago
committed by
GitHub
No known key found for this signature in database
GPG Key ID: 4AEE18F83AFDEB23
1 changed files with
33 additions and
1 deletions
-
Intel 手册中文版/卷一:基本架构.md
|
|
@ -86,7 +86,39 @@ |
|
|
|
``` |
|
|
|
## 1.2 概览 |
|
|
|
|
|
|
|
## 1.3 |
|
|
|
@翻译人:xushunke |
|
|
|
|
|
|
|
此手册的概述内容如下: |
|
|
|
__第一章 - 关于此手册。__ 给出全五册《Intel 64 和 IA-32 架构软件开发者手册》的简要描述。同时介绍了在这几卷中会出现的标记习惯,关联的Intel手册以及来自开发者们和硬件设计者们的关联文章。 |
|
|
|
__第二章 - Intel 64 和 IA-32 架构。__ ... |
|
|
|
__第三章 - 基本执行环境。__ ... |
|
|
|
__第四章 - 数据类型。__ ... |
|
|
|
__第五章 - 指令集汇总。__ ... |
|
|
|
__第六章 - 过程调用,中断与异常。__ ... |
|
|
|
__第七章 - 使用通用指令编程。__ ... |
|
|
|
__第八章 - 使用 x87 FPU 编程。__ ... |
|
|
|
__第九章 - 使用 Intel MMX 技术编程。__ ... |
|
|
|
__第十章 - 使用 Intel 流式 SIMD 扩展(Intel SSR)编程。__ ... |
|
|
|
__第十一章 - 使用 Intel 流式 SIMD 二代扩展(Intel SSR2)编程。__ ... |
|
|
|
__第十二章 - 使用 Intel 流式 SIMD 三代扩展(Intel SSR3),补充型 Intel 流式SIMD三代扩展(Intel SSSR3),Intel 流式 SIMD 四代扩展(Intel SSR4)和 Intel AES 新指令集(Intel AES-NI)编程。__ ... |
|
|
|
__第十三章 - 使用 XSAVE 特性集来管理状态。__ ... |
|
|
|
__第十四章 - 使用 AVX,FMA 和 AVX2 编程。__ ... |
|
|
|
__第十五章 - 使用 Intel AVX-512 编程。__ ... |
|
|
|
__第十六章 - 使用 Intel 事务同步扩展编程。__ ... |
|
|
|
__第十七章 - Intel 内存保护扩展。__ ... |
|
|
|
__第十八章 - 控制流执行技术。__ ... |
|
|
|
__第十九章 - 输入/输出。__ ... |
|
|
|
__第二十章 - 处理器识别与特性判别。__ ... |
|
|
|
__附录A - EFLAG 交叉引用。__ ... |
|
|
|
__附录B - EFLAG 条件码。__ ... |
|
|
|
__附录C - 浮点异常汇总。__ ... |
|
|
|
__附录D - 书写 SIMD 浮点异常句柄的准则。__ ... |
|
|
|
|
|
|
|
## 1.3 标记习惯 |
|
|
|
|
|
|
|
@翻译人:xushunke |
|
|
|
|
|
|
|
此手册中为数据结构格式,指令的符号,十六进制与二进制的数字做了特定标记。这些标记将在下方说明。 |
|
|
|
|
|
|
|
### 1.3.1 位和字节序 |
|
|
|
|
|
|
|